
****
130dB超のPSRRとCMRRを活かした差動ブリッジアンプ回路設計
39
0
May 22.2025, 11:52:01
差動ブリッジアンプ回路の一例を以下に紹介します。この回路では、高性能ゼロドリフト?オペアンプ「LTC2050HV」を採用しており、高い電源電圧変動抑制比(PSRR)および同相電圧抑制比(CMRR)により、微小なDCオフセットやドリフトを効果的に抑制します。
LTC2050HVは、2.7Vから±5.5Vまでの広範な電源電圧に対応し、消費電流は800μAと低消費電力です。6ピンSOT-23およびSO-8パッケージで提供され、シャットダウン機能(低アクティブ)も備えています。
このオペアンプは小型ながらも優れたDC特性を保持しており、代表的な入力オフセット電圧は0.5μV、オフセットドリフトは10nV/℃です。PSRRとCMRRはともに130dBを超えており、ノイズや外乱の影響を極限まで抑え、安定した信号増幅が可能です。
PCBGOGOでは、こうした高精度アナログ回路の試作に最適なPCB製造および実装サービスを提供しており、高密度配線やアナログノイズ対策設計にも柔軟に対応可能です。高性能アンプ回路の基板試作をお考えの方は、ぜひPCBGOGOをご活用ください。
フォロー